信盈達(dá)電子有限公司
【授課對象】:
【上課地點(diǎn)】:廣東省深圳市龍華新區(qū)民治大道東邊商務(wù)大樓1188(廣東 深圳)
【乘車路線】:民治地鐵站D出口,民康路口
【時 間】:2015-07-05 【瀏覽次數(shù)】:237次 【學(xué)費(fèi)】:¥5800
【授課對象】:
【上課地點(diǎn)】:廣東省深圳市龍華新區(qū)民治大道東邊商務(wù)大樓1188(廣東 深圳)
【乘車路線】:民治地鐵站D出口,民康路口
【時 間】:2015-07-05 【瀏覽次數(shù)】:237次 【學(xué)費(fèi)】:¥5800
課程大綱
第一階段:主要幫助學(xué)員了解FPGA系統(tǒng)設(shè)計的基礎(chǔ)知識,掌握FPGA最小系統(tǒng)硬件電路設(shè)計方法,學(xué)會操作QuartusII軟件來完成FPGA的設(shè)計和開發(fā)。??
?
3.?FPGA/CPLD的基本結(jié)構(gòu)?
???FPGA的基本結(jié)構(gòu)?
???CPLD的基本結(jié)構(gòu)
? ?FPGA和CPLD的比較?
? ?FPGA/CPLD的設(shè)計流程?
4.?PLD/FPGA的分類和使用?
5.?FPGA關(guān)鍵電路的設(shè)計(最小電路設(shè)計):
??????FPGA管腳設(shè)計
??????下載配置與調(diào)試接口電路設(shè)計
??????高速SDRAM存儲器接口電路設(shè)計
??????異步SRAM(ASRAM)存儲器接口電路設(shè)計
??????FLASH存儲器接口電路設(shè)計
??????開關(guān)、按鍵與發(fā)光LED電路設(shè)計
??????VGA接口電路設(shè)計
??????PS/2鼠標(biāo)及鍵盤接口電路設(shè)計
??????RS-232串口
??????字符型液晶顯示器接口電路設(shè)計
??????
??????電源電路設(shè)計
??????復(fù)位電路設(shè)計
??????撥碼開關(guān)電路設(shè)計
??????i2c總線電路設(shè)計
??????時鐘電路設(shè)計
??? ?圖形液晶電路設(shè)計
第二階段:介紹熟練掌握硬件描述語言(Verilog?HDL)是FPGA工程師的基本要求。通過本節(jié)課程的學(xué)習(xí),學(xué)員可以了解目前最流行的Verilog?HDL語言的基本語法,掌握Verilog?HDL語言中最常用的基本語法。通過本節(jié)課程學(xué)習(xí),學(xué)員可以設(shè)計一些簡單的FPGA程序,掌握組合邏輯和時序邏輯電路的設(shè)計方法。通過實(shí)戰(zhàn)訓(xùn)練,學(xué)員可以對Verilog?HDL語言有更深入的理解和認(rèn)識。
?硬件描述語言簡介?
? ?Verilog?HDL的特點(diǎn)?
? ?Verilog?HDL的設(shè)計流程簡介?
?Verilog模塊的基本概念和結(jié)構(gòu)?
? ?Verilog模塊的基本概念?
???Verilog?HDL模塊的基本結(jié)構(gòu)?
?數(shù)據(jù)類型及其常量及變量?
?運(yùn)算符及表達(dá)式?
? ?算術(shù)運(yùn)算符?
? ?關(guān)系運(yùn)算符?
? ?邏輯運(yùn)算符
? ?按位邏輯運(yùn)算符?
? ?條件運(yùn)算符?
? ?移位運(yùn)算符?
? ?拼接運(yùn)算符?
? ?縮減運(yùn)算符?
?條件語句和循環(huán)語句?
???條件語句
? ?case?語句?
? ?while語句?
? ?for語句?
?結(jié)構(gòu)說明語句?
? ?initial語句?
? ?always語句?
? ?task和function語句?
?系統(tǒng)函數(shù)和任務(wù)?
? ?標(biāo)準(zhǔn)輸出任務(wù)?
? ?仿真控制任務(wù)?
? ?時間度量系統(tǒng)函數(shù)
? ?文件管理任務(wù)?
?小結(jié)
?
第三階段?Altera?FPGA設(shè)計
?Altera高密度FPGA
? ?主流高端FPGA——Stratix系列?
? ?內(nèi)嵌高速串行收發(fā)器的FPGA?Stratix?GX系列
?Altera的Cyclone系列低成本FPGA?
? ?新型可編程架構(gòu)?
? ?嵌入式存儲資源?
? ?專用外部存儲接口電路
? ?支持的接口和協(xié)議?
? ?鎖相環(huán)的實(shí)現(xiàn)?
? ?I/O特性
? ?Nios?II嵌入式處理器
? ?配置方案?
?Altera的MAX?II系列CPLD器件?
?Quartus?II軟件綜述?
? ?Quartus?II軟件的特點(diǎn)及支持的器件?
? ?Quartus?II軟件的工具及功能簡介?
? ?Quartus?II軟件的用戶界面?
?設(shè)計輸入?
? ?建立工程?
? ?建立設(shè)計?
?綜合?
?布局布線?
?仿真
?編程與配置?
?小結(jié)
第四階段:隨著FPGA芯片的性能和密度不斷提高,?基于FPGA產(chǎn)品開發(fā)正在逐漸成熟并且在很多領(lǐng)域得到了應(yīng)用。本階段重點(diǎn)學(xué)習(xí)在FPGA產(chǎn)品設(shè)計核心技術(shù)
?FPGA的硬件設(shè)計技術(shù)
?基于Nios?II的SOPC系統(tǒng)設(shè)計
?Nios?II的SOPC系統(tǒng)的設(shè)計實(shí)例
?系統(tǒng)時序邏輯設(shè)計技術(shù)
?基于FPGA的IP核設(shè)計技術(shù)
?基于FPGA的硬件回路仿真器設(shè)計
第五階段Alter的IP工具
?IP的概念
?Alter可提供的IP
?Alter?IP在設(shè)計中的作用
第六階段:總結(jié)答疑,由工程師帶領(lǐng)學(xué)員設(shè)計項(xiàng)目
姓 名: | 手 機(jī): | ||
地 址: | 留 言: | ||
QQ: | |||